Der HMC7043 von Analog Devices wurde entwickelt, um die Anforderungen von GSM- und LTE-Mehrfachträger-Basisstationen zu erfüllen, und verfügt über eine breite Palette von Taktmanagement- und -verteilungsfunktionen, um die Taktverteilung bei Basisband- und Funkkartendesigns zu vereinfachen.
Der HMC7043 bietet 14 rauscharme und konfigurierbare Ausgänge für Flexibilität bei der Anbindung an viele verschiedene Komponenten in Basisstationssystemen (BTS) wie z. B. Datenwandler, Lokaloszillatoren, Sende-/Empfangsmodule, feldprogrammierbare Gate-Arrays (FPGAs) und Digital-Frontend-ASICs. Der HMC7043 kann gemäß JESD204B-Schnittstellenanforderungen bis zu sieben DCLK- und SYSREF-Taktpaare erzeugen.
| Merkmale |
| |
- Unterstützung von JEDEC JESD204B
- Geringer additiver Jitter: <15 fs rms bei 2457,6 MHz (12 kHz bis 20 MHz)
- Extrem geringes Grundrauschen: -155,2 dBm/Hz bei 983,04 MHz
- Bis zu 14 LVDS-, LVPECL- oder CML-Gerätetaktkanäle (DCLKs)
- Maximale CLKOUTx/CLKOUTx- und SCLKOUTx/SCLKOUTx-Frequenz von 3200 MHz
- JESD204B-kompatible Systemreferenzimpulse (SYSREF)
- Digitale Verzögerung von 25 ps analog und ½ des Takteingangszyklus, unabhängig voneinander programmierbar für jeden der 14 Taktausgangskanäle
|
|
- SPI-programmierbares einstellbares Grundrauschen vs. Stromverbrauch
- SYSREF-gültiger Interrupt für einfachere JESD204B-Synchronisation
- Unterstützt deterministische Synchronisation mehrerer HMC7043-Komponenten
- RFSYNC-Pin- oder SPI-gesteuerter SYNC-Trigger zur Ausgangssynchronisation gemäß JESD204B
- GPIO-Alarm-/Statusanzeige zur Bestimmung des Systemzustands
- Takteingang unterstützt bis zu 6 GHz
- Platineninterner Regler für hervorragende Netzstörunterdrückung
- 7 mm × 7 mm großes, 48-poliges LFCSP-Gehäuse
|
| Anwendungen |
|
|
- Takterzeugung gemäß JESD204B
- Mobilfunkinfrastruktur (Mehrfachträger-GSM, -LTE, -W-CDMA)
- Datenwandlertakterzeugung
|
|
- Phase-Array-Referenzverteilung
- Mikrowellen-Basisbandkarten
|